

# ĐẠI HỌC BÁCH KHOA HÀ NỘI TRƯỜNG ĐIỆN ĐIỆN TỬ

\*\*\*\*\*\*



# BÀI TẬP LỚN MÔN VLSI THIẾT KẾ KHỐI MẠCH ĐẾM SỐ LẦN SỐ 5 XUẤT HIỆN TỪ TÍN HIỆU ĐẦU VÀO, GIAO TIẾP HIỂN THỊ TRÊN LED 7 THANH

**GVHD: TS. Nguyễn Vũ Thắng Công ty CoAsia Semi VN** 

Sinh viên thực hiện: Nhóm 8

 Phí Mạnh Toàn
 20193142

 Vũ Mạnh Hà
 20192817

 Bùi Việt Đức
 20182427

Hà Nội, 08/2023



# **M**ŲC LŲC

| Nội dung                                |
|-----------------------------------------|
| REVISION HISTORY3                       |
| DANH MỤC HÌNH VĒ4                       |
| DANH MỤC BẢNG BIỂU5                     |
| I. Design Specification6                |
| 1. Overview6                            |
| 2. Functional Requirement6              |
| 3. Block Diagram6                       |
| 3.1. Top module block diagram6          |
| 3.2. Sub-module block diagram           |
| 3.3. Flowchart                          |
| 4. Functional Specification9            |
| 4.1. Khối FSM9                          |
| 4.1.1. Block Diagram9                   |
| 4.1.2. Pins and Parameters Description9 |
| 4.1.3. Implementation Specification9    |
| 4.2. Khối counter                       |
| 4.2.1. Block Diagram                    |
| 4.2.2. Pins and Parameters Description  |
| 4.2.3. Implementation Specification     |
| 4.3. Khối extract_bit12                 |
| 4.3.1. Block Diagram                    |
| 4.3.2. Pins and Parameters Description  |
| 4.3.3. Implementation Specification     |
| 4.4. Khối LED7SEG13                     |
| 4.4.1. Block Diagram                    |
| 4.4.2. Pins and Parameters Description  |
| 4.4.3. Implementation Specification     |
| 5. Timing Waveforms15                   |
| II. RTL Coding & Simulation15           |
| 1. RTL Coding & Compilation15           |

| 2. Simulation  | 16 |
|----------------|----|
| III. Synthesis | 18 |
| IV. CONCLUSION |    |
| V. REFERENCES  | 26 |

# **REVISION HISTORY**

| Revision | Author                         | Date     | Description of changes                         |
|----------|--------------------------------|----------|------------------------------------------------|
| 0.1      | Vũ Mạnh Hà                     | 17/05/23 | Phân tích yêu cầu, lưu đồ thuật toán           |
| 0.2      | Vũ Mạnh Hà, Bùi Việt<br>Đức    | 24/5/23  | Thiết kế chức năng khối giải mã trạng thái FSM |
| 0.3      | All                            | 27/5/23  | Hoàn thiện Spec                                |
| 0.4      | Phí Mạnh Toàn, Bùi Việt<br>Đức | 31/5/23  | RTL Coding, Simulation                         |
| 0.5      | Phí Mạnh Toàn                  | 13/8/23  | Synthesis                                      |
| 0.6      | All                            | 15/8/23  | Hoàn thiện project, viết báo cáo, slide        |

# DANH MỤC HÌNH VỄ

| Hình 1 Sơ đồ khối Top Module                                  | 6  |
|---------------------------------------------------------------|----|
| Hình 2 Kiến trúc chi tiết khối mạch                           | 7  |
| Hình 3 Lưu đồ thuật toán                                      | 8  |
| Hình 4 Sơ đồ khối mạch FSM                                    | 9  |
| Hình 5 Sơ đồ dịch chuyển trạng thái                           | 10 |
| Hình 6 Sơ đồ khối counter                                     | 10 |
| Hình 7 Sơ đồ khối extract_bit                                 | 12 |
| Hình 8 Sơ đồ khối LED7SEG                                     |    |
| Hình 9 Nguyên lý led 7 thanh                                  | 14 |
| Hình 10 Timing Waveform                                       | 15 |
| Hình 11 Giao diện phần mềm Altera Quartus ii                  | 15 |
| Hình 12 Kết quả sơ đồ dịch chuyển trạng thái                  | 16 |
| Hình 13 Kiến trúc sơ đồ khối mạch                             | 16 |
| Hình 14 Testbench khối counter                                | 17 |
| Hình 15 Testbench khối FSM                                    | 17 |
| Hình 16 Testbench khối top_module                             | 18 |
| Hình 17 Giao diện Synthesis cùng Yosys                        | 18 |
| Hình 18 Chọn top_module làm top module để thực hiện synthesis | 19 |
| Hình 19 Thống kê kết quả synthesis                            | 19 |
| Hình 20 File định dạng json của kết quả synthesis             | 23 |
| Hình 21 Manning với thự viên sky130nm                         | 24 |

# DANH MỤC BẢNG BIỂU

| Bảng 1 Bảng các chân tín hiệu khối Tọp Module  | 7  |
|------------------------------------------------|----|
| Bảng 2 Bảng các chân tín hiệu khối FSM         |    |
| Bảng 3 Bảng các chân tín hiệu khối counter     |    |
| Bảng 4 Bảng chân tín hiệu khối extract bit     |    |
| Bảng 5 Bảng các chân tín hiệu khối Led 7 thanh | 14 |
| Bảng 6 Bảng mã hóa led 7 thanh mắc anode chung |    |

# I. Design Specification

#### 1. Overview

Xây dựng khối mạch điều khiển, đếm số lần số 5 (chuỗi bit "101") xuất hiện. Đầu ra gồm cờ overflow báo hiệu khi bộ đếm bị tràn, các chân tín hiệu giao tiếp với led 7 thanh hiển thị giá tri bô đếm.

## 2. Functional Requirement

- Đếm số lần xuất hiện chuỗi bit 101 từ chuỗi bit đầu vào, tín hiệu đếm count có giá trị 8 bits.
- Cờ overflow lên mức 1 khi bộ đếm bị tràn, giữ trạng thái ở mức 1 khi có tín hiệu reset.
- Đầu ra giao tiếp với Led 7 thanh hiển thị giá trị bộ đếm.
- Tín hiệu reset tích cực mức thấp.

## 3. Block Diagram

#### 3.1. Top module block diagram



Hình 1 Sơ đồ khối Top Module

| Tên tín hiệu | Số bit | Hướng tín<br>hiệu | Mô tả                                                                                                            |
|--------------|--------|-------------------|------------------------------------------------------------------------------------------------------------------|
| clk          | 1      | Đầu vào           | Xung đồng hồ                                                                                                     |
| rst_n        | 1      | Đầu vào           | Tín hiệu reset bộ đếm, tích cực mức thấp                                                                         |
| bit_in       | 1      | Đầu vào           | Tín hiệu vào, 1 bit dữ liệu.                                                                                     |
| overflow     | 1      | Đầu ra            | Cờ báo tràn, đưa tín hiệu này lên mức 1 khi bộ đếm overflow, giữ mức trạng thái 1 cho đến khi có tín hiệu reset. |
| SEG1         | 7      | Đầu ra            | Điều khiển led 7 thanh hiển thị giá trị hàng trăm của bộ đếm                                                     |
| SEG2         | 7      | Đầu ra            | Điều khiển led 7 thanh hiển thị giá trị hàng chục của bộ đếm                                                     |
| SEG3         | 7      | Đầu ra            | Điều khiển led 7 thanh hiển thị giá trị hàng đơn vị của bộ đếm                                                   |

Bảng 1 Bảng các chân tín hiệu khối Top Module

### 3.2. Sub-module block diagram



Hình 2 Kiến trúc chi tiết khối mạch

#### 3.3. Flowchart



Hình 3 Lưu đồ thuật toán

# 4. Functional Specification

#### 4.1. Khối FSM

#### 4.1.1. Block Diagram



Hình 4 Sơ đồ khối mạch FSM

#### 4.1.2. Pins and Parameters Description

| Tên tín hiệu | Số bit | Hướng tín<br>hiệu | Mô tả                                    |
|--------------|--------|-------------------|------------------------------------------|
| bit_in       | 1      | Đầu vào           | Tín hiệu đầu vào                         |
| clk          | 1      | Đầu vào           | Xung đồng hồ                             |
| rst_n        | 1      | Đầu vào           | Tín hiệu reset bộ đếm, tích cực mức thấp |
| out          | 1      | Đầu ra            | Tín hiệu đầu ra                          |

Bảng 2 Bảng các chân tín hiệu khối FSM

#### 4.1.3. Implementation Specification

Khối mạch FSM thực hiện chức năng nhận bit đầu vào, mô hình hóa việc phát hiện chuỗi bit "101" bằng các trạng thái tương ứng. Khi nhận được chuỗi bit "101" tín hiệu đầu ra mức 1, tương ứng với đếm được 1 lần xuất hiện của chuỗi bit yêu cầu.

Sơ đồ dịch chuyển trạng thái được mô tả trong mục 4.1.3.1.

#### 4.1.3.1. State machine diagram



Hình 5 Sơ đồ dịch chuyển trạng thái

Sơ đồ dịch chuyển trạng thái kiểu Moore bao gồm 4 trạng thái tương ứng:

- IDLE: Trạng thái chờ, đầu ra bằng 0.
- D1: Phát hiện được bit "1", đầu ra bằng 0.
- D10: Phát hiện được chuỗi bit "10", đầu ra bằng 0.
- D101: Phát hiện được chuỗi bit "101", đầu ra bằng 1.

#### 4.2. Khối counter

#### 4.2.1. Block Diagram



Hình 6 Sơ đồ khối counter

#### 4.2.2. Pins and Parameters Description

| Tên tín hiệu | Số bit | Hướng tín<br>hiệu | Mô tả                                                                                                                     |
|--------------|--------|-------------------|---------------------------------------------------------------------------------------------------------------------------|
| clk          | 1      | Đầu vào           | Xung đồng hồ                                                                                                              |
| rst_n        | 1      | Đầu vào           | Tín hiệu reset bộ đếm, tích cực mức thấp                                                                                  |
| active       | 1      | Đầu vào           | Tín hiệu vào 1 bit dữ liệu, lên mức 1<br>khi phát hiện được chuỗi bit 101 từ<br>khối FSM                                  |
| overflow     | 1      | Đầu ra            | Cờ báo tràn, đưa tín hiệu này lên<br>mức 1 khi bộ đếm overflow, giữ mức<br>trạng thái 1 cho đến khi có tín hiệu<br>reset. |
| count        | 8      | Đầu ra            | 8-bits không dấu thể hiện số lần<br>chuỗi 101 xuất hiện                                                                   |

Bảng 3 Bảng các chân tín hiệu khối counter

#### 4.2.3. Implementation Specification

Khối counter nhận tín hiệu active từ khối mạch FSM, khi phát hiện được chuỗi bit từ khối FSM, tín hiệu active lên mức cao, tín hiệu count được cộng thêm 1 đơn vị, cập nhật theo sườn dương của xung clock.

Khi có tín hiệu reset, biến count và cờ overflow được thiết lập lại giá trị 0, thực hiện đếm lại từ đầu.

Khi tín hiệu count tràn (đạt giá trị  $111111111_2$ ) cờ overflow lên mức cao, giữ cho đến khi có tín hiệu reset.

#### 4.3. Khối extract\_bit

#### 4.3.1. Block Diagram



Hình 7 Sơ đồ khối extract\_bit

#### 4.3.2. Pins and Parameters Description

| Tên tín hiệu | Số bit | Hướng tín<br>hiệu | Mô tả                                                                                      |
|--------------|--------|-------------------|--------------------------------------------------------------------------------------------|
| count        | 8      | Đầu vào           | 8 bits không dấu thể hiện số lần<br>chuỗi 101 xuất hiên.                                   |
| hunreds      | 4      | Đầu ra            | 4 bits đầu ra điều khiển hoạt động<br>của led 7 thanh hiển thị giá trị đếm<br>hàng trăm.   |
| tens         | 4      | Đầu ra            | 4 bits đầu ra điều khiển hoạt động<br>của led 7 thanh hiển thị giá trị đếm<br>hàng chục.   |
| units        | 4      | Đầu ra            | 4 bits đầu ra điều khiển hoạt động<br>của led 7 thanh hiển thị giá trị đếm<br>hàng đơn vị. |

Bảng 4 Bảng chân tín hiệu khối extract\_bit

#### 4.3.3. Implementation Specification

Khối extract\_bit có chức năng chuyển biến đếm count (8 bits) thành các chữ số (4 bits) hàng trăm, hàng chục, hàng đơn vị riêng biệt để hiển thị lên Led 7 thanh.

#### 4.4. Khối LED7SEG

# 4.4.1. Block Diagram



Hình 8 Sơ đồ khối LED7SEG

#### 4.4.2. Pins and Parameters Description

| Tên tín hiệu | Số bit | Hướng tín<br>hiệu | Mô tả                                                                                         |
|--------------|--------|-------------------|-----------------------------------------------------------------------------------------------|
| BCD          | 4      | Đầu vào           | Số thập phân 4 bits đầu vào (0-9)                                                             |
| SEG          | 7      | Đầu ra            | 7 bits đầu ra tương ứng điều khiển<br>các chân tín hiệu của led 7 thanh<br>(mắc anode chung). |

Bảng 5 Bảng các chân tín hiệu khối Led 7 thanh

#### 4.4.3. Implementation Specification

Khối LED7SEG thực hiện giao tiếp với Led 7 thanh, chuyển đổi từ số thập phân đầu vào thành tín hiệu 7 bits tương ứng điều khiển led 7 thanh hiển thị các số tương ứng.



Hình 9 Nguyên lý led 7 thanh

| Đầu vào | Đầu ra     |
|---------|------------|
| 4'd0    | 7'b0000001 |
| 4'd1    | 7'b1001111 |
| 4'd2    | 7'b0010010 |
| 4'd3    | 7'b1001100 |
| 4'd4    | 7'b0100100 |
| 4'd5    | 7'b1100001 |
| 4'd6    | 7'b1100000 |
| 4'd7    | 7'b0001111 |
| 4'd8    | 7'b0000000 |
| 4'd9    | 7'b0001100 |
| default | 7'b0000001 |

Bảng 6 Bảng mã hóa led 7 thanh mắc anode chung.

## 5. Timing Waveforms



Hình 10 Timing Waveform

# **II. RTL Coding & Simulation**

## 1. RTL Coding & Compilation

Tool: Altera Quartus II 9.1sp2 Web Edition

Hình 11 Giao diện phần mềm Altera Quartus ii

#### Kết quả:



Hình 12 Kết quả sơ đồ dịch chuyển trạng thái



Hình 13 Kiến trúc sơ đồ khối mạch

**Nhận xét**: Kết quả mô phỏng trên phần mềm Quartus chính xác, hiển thị đúng với thiết kế ở phần 3.Sub-module block diagram Block Diagram

## 6. Simulation

Tool: Modelsim SE-64 2020.4

Thực hiện viết các file testbench, mô phỏng trên phần mềm Modelsim, kiểm tra chức năng lần lượt của các khối counter, FSM, top\_module.



Hình 14 Testbench khối counter

**Nhận xét**: Khi tín hiệu rst\_n mức cao, khối counter hoạt động đúng với chức năng đề ra, cờ overflow lên mức cao khi biến count đầy.



Hình 15 Testbench khối FSM

**Nhận xét**: Khi tín hiệu rst\_n mức cao, khối FSM hoạt động đúng chức năng, với luồng bit vào ngẫu nhiên, sự chuyển đổi giữa các trạng thái là chính xác, đầu ra lên mức cao khi phát hiện chuỗi bit "101".



Hình 16 Testbench khối top\_module

**Nhận xét**: Chức năng của khối top\_module đã đạt yêu cầu về thiết kế, các số hiển thị trên led 7 thanh hiển thị chính xác.

# III. Synthesis

Thực hiện quá trình Synthesis (Tổng hợp) trên hệ điều hành Linux, công cụ tổng hợp: Yosys.

Mapping với thư viện công nghệ SKY130nm (Google x Skywater130nm PDK)



Hình 17 Giao diện Synthesis cùng Yosys

```
toanpm1011@toanpm1011: ~/VLSI/Project_VLSI_20222/Synt...
                                                                     Q
Warning: wire '\counter' is assigned in a block at top_module.v:166.
Warning: wire '\counter' is assigned in a block at top_module.v:171.
Successfully finished Verilog frontend.
yosys> hierarchy -top top module
Executing HIERARCHY pass (managing design hierarchy).
2.1. Analyzing design hierarchy...
Top module: \top_module
Used module:
                    \LED7SEG
Used module:
                    \Extract_bit
Used module:
                    \counter
Used module:
                    \FSM_Moore
2.2. Analyzing design hierarchy..
Top module: \top_module
Used module: \LED7SE
                    \LED7SEG
Used module:
                    \Extract_bit
Used module:
                    \counter
Used module:
                   \FSM_Moore
Removed 0 unused modules.
yosys>
```

Hình 18 Chọn top\_module làm top module để thực hiện synthesis

```
=== Extract_bit ===
   Number of wires:
                                    5219
   Number of wire bits:
                                    5235
   Number of public wires:
                                       4
   Number of public wire bits:
                                      20
   Number of memories:
                                       0
   Number of memory bits:
                                       0
   Number of processes:
                                       0
   Number of cells:
                                    5225
     $_ANDNOT_
                                     913
     $_AND
                                     102
     $ A0I3
                                     344
     $ A014
                                       1
     $ MUX
                                     904
     $ NAND
                                     224
     $ NOR
                                     409
     $ NOT
                                     362
     $_0AI3
                                     418
     $_ORNOT_
                                     218
                                     473
     $ OR
     $ XNOR
                                     169
                                     688
     $_XOR_
```

Hình 19 Thống kê kết quả synthesis khối extract\_bit

```
=== FSM_Moore ===
   Number of wires:
                                      12
   Number of wire bits:
                                      15
  Number of public wires:
                                       5
  Number of public wire bits:
                                       8
   Number of memories:
                                       0
   Number of memory bits:
                                       0
  Number of processes:
                                       0
  Number of cells:
                                      11
     $_ANDNOT_
                                       2
     $_AND_
                                       1
     $ DFF PN0
                                       3
     $_DFF_PN1_
                                       1
                                       2
     $_NOR_
     $_NOT_
                                       1
     $ 0AI3
```

Hình 20 Thống kê synthesis khối FSM

```
=== LED7SEG ===
   Number of wires:
                                      35
   Number of wire bits:
                                      44
   Number of public wires:
                                       2
   Number of public wire bits:
                                      11
   Number of memories:
                                       0
   Number of memory bits:
                                       0
   Number of processes:
                                       0
   Number of cells:
                                      40
     $_ANDNOT_
                                       8
     $_A0I3_
                                       б
     $_NAND_
                                        1
                                       4
     $ NOR
                                        1
     $ NOT
                                        5
     $ 0AI3
                                       1
     $_0AI4_
     $_ORNOT_
                                       5
     $_OR_
```

Hình 21 Thống kê synthesis khối LED7SEG

```
=== counter ===
  Number of wires:
                                      27
  Number of wire bits:
                                      41
  Number of public wires:
                                       5
  Number of public wire bits:
                                      12
  Number of memories:
                                       0
  Number of memory bits:
                                       0
  Number of processes:
                                       0
  Number of cells:
                                      38
     $ ANDNOT
                                       3
     $_DFF_PN0_
                                       9
                                       7
     $ MUX
     $ NAND
                                       4
                                       2
     $ NOT
                                       1
     $ 0AI3
                                       4
     $ OR
     $_XNOR
                                       3
     $_XOR
                                       5
```

Hình 22 Thống kê synthesis khối counter

```
=== design hierarchy ===
  top_module
                                       1
    Extract_bit
                                       1
     FSM Moore
                                       1
     LED7SEG
                                       3
     counter
                                       1
  Number of wires:
                                   5375
  Number of wire bits:
                                   5469
  Number of public wires:
                                     32
  Number of public wire bits:
                                    119
  Number of memories:
                                       0
  Number of memory bits:
                                       0
  Number of processes:
                                       0
  Number of cells:
                                    5394
     $_ANDNOT_
                                    942
     $_AND_
                                    103
    $_A0I3
                                     362
     $_A0I4_
                                      1
     $_DFF_PN0_
                                      12
     $_DFF_PN1_
                                       1
                                    911
     $_MUX
     $ NAND
                                     231
     $ NOR
                                     423
     $ NOT
                                     368
     $ 0AI3
                                     435
     $_0AI4_
                                       3
     $_ORNOT
                                     233
     $_OR_
                                     504
     $_XNOR
                                     172
     $_XOR_
```

Hình 23 Thống kê synthesis top module

**Nhận xét**: Kết quả Synthesis cho số lượng cells khá lớn, chủ yếu tại khối extract\_bit, cần thực hiện bước optimization.

Lần lượt thực hiện các câu lệnh optimizations sau:

```
# Perform synthesize & optimizations
yosys> proc; opt
yosys> techmap; opt
```

```
=== Extract_bit ===
   Number of wires:
                                    5184
   Number of wire bits:
                                    5200
   Number of public wires:
                                       4
   Number of public wire bits:
                                      20
   Number of memories:
                                       0
   Number of memory bits:
                                       0
   Number of processes:
                                       0
                                    5190
   Number of cells:
     $ ANDNOT
                                     905
     $ AND
                                     100
     $ A0I3
                                     344
     $ A0I4
     $ MUX
                                     883
     $ NAND
                                     224
     $ NOR
                                     407
     $ NOT
                                     360
     $ 0AI3
                                     418
     $ ORNOT
                                     218
     $ OR
                                     473
     $ XNOR
                                     169
     $_XOR_
                                     688
```

Hình 24 Khối extract\_bit sau khi thực hiện optimizations

**Kết quả**: Số lượng cells khối extract\_bit đã giảm nhưng không đáng kể, cần xem xét lại bước RTL Coding tại khối extract\_bit để giảm thiểu độ phức tạp tính toán, từ đó giảm số lượng cells xuống.

```
testing w * testing post synthysion * counters * Extract_bits * PSM Moore w * LED75EG.w * top_module_synth v * top_module_synth post_synth post_sy
```

Hình 25 File định dạng json của kết quả synthesis



Hình 21. Kết quả sau khi tổng hợp

Nhận xét: Kết quả sau khi tổng hợp chính xác, sơ đồ khối giống với thiết kế ban đầu đề ra.

```
toanpm1011@toanpm1011: ~/Project_VLSI_20222/Synthesis Q
    sky130_fd_sc_hd__dfbbn_1 _DFFSR_NNP_ (.CLK_N( C), .D( D), .Q( Q), .Q_N(~Q),
 RESET_B(~R), .SET_B( S));
sky130_fd_sc_hd__dfbbn_1 _DFFSR_NPN_ (.CLK_N( C), .D( D), .Q( Q), .Q_N(~Q),
.RESET_B( R), .SET_B(~S));
sky130_fd_sc_hd__dfbbn_1 _DFFSR_NPP_ (.CLK_N( C), .D( D), .Q( Q), .Q_N(~Q),
.RESET_B(~R), .SET_B(~S));
sky130_fd_sc_hd__dfbbp_1 _DFFSR_PNN_ (.CLK( C), .D( D), .Q( Q), .Q_N(~Q), .R
ESET_B( R), .SET_B( S));
     sky130_fd_sc_hd__dfbbp_1 _DFFSR_PNP_ (.CLK( C), .D( D), .Q( Q), .Q_N(~Q), .R
ESET_B(\sim R), .SET_B(S);
     sky130_fd_sc_hd__dfbbp_1 _DFFSR_PPN_ (.CLK( C), .D( D), .Q( Q), .Q_N(~Q), .R
ESET_B( R), .SET_B(~S));
     sky130_fd_sc_hd__dfbbp_1 _DFFSR_PPP_ (.CLK( C), .D( D), .Q( Q), .Q_N(~Q), .R
ESET_B(\sim R), .SET_B(\sim S);
Mapping DFF cells in module `\Extract_bit':
Mapping DFF cells in module `\FSM_Moore':
  mapped 3 $_DFF_PN0_ cells to \sky130_fd_sc_hd__dfrtp_1 cells.
  mapped 1 $_DFF_PN1_ cells to \sky130_fd_sc_hd_dfstp_2 cells.
Mapping DFF cells in module `\LED7SEG':
Mapping DFF cells in module `\counter':
  mapped 9 $_DFF_PN0_ cells to \sky130_fd_sc_hd__dfrtp_1 cells.
Mapping DFF cells in module `\top_module':
yosys>
```

Hình 26 Mapping với thư viện sky130nm

Các file mã nguồn, báo cáo, slide tổng hợp tại: <a href="https://github.com/toanpm1011/Project\_VLSI\_20222.git">https://github.com/toanpm1011/Project\_VLSI\_20222.git</a>

#### IV. CONCLUSION

Sau quá trình học tập trên lớp và quá trình thực hiện đề tài cùng công ty CoAsia Semi VN, nhóm chúng em đã hoàn thành các yêu cầu đề ra của đề tài này. Không chỉ trong quy mô một project môn học, nhóm chúng em đã tiếp thu được nhiều kiến thức về ngành vi mạch, về quy trình làm việc chuyên nghiệp của công ty.

Trong quá trình làm việc nhóm, các thành viên đều có ý thức hoàn thành công việc được phân chia, tham gia đầy đủ các buổi hướng dẫn từ phía công ty của anh Phạm Minh Đức và anh Nguyễn Ngoc Trung.

Lời đầu tiên chúng em xin cảm ơn thầy, TS. Nguyễn Vũ Thắng, người trực tiếp giảng dạy và kết nối chúng em với công ty. Đây là một cơ hội rất hữu ích để chúng em có thể tiếp cận, được học tập và làm việc với doanh nghiệp. Từ đó, chúng em thu được rất nhiều kinh nghiệm hữu ích cho quá trình làm việc thực tế sau này.

Chúng em xin gửi lời cảm ơn tới công ty CoAsia Semi VN đã tạo điều kiện hỗ trợ chúng em, đặc biệt là anh Phạm Minh Đức và anh Nguyễn Ngọc Trung, đã thay mặt công ty hướng dẫn chúng em trong quá trình thực hiện đề tài này.

# **V. REFERENCES**

- [1] ASIC Desin: Design Synthesis- CoAsia SEMI VN, DucPM.
- [2] User Guide: Installing/ Deploying Open-Source EDA Tools, For VLSI Course, 2022.2, Dr. Nguyen Vu Thang, HUST- DucPM, CoAsia SEMI VN.
- [3] Design Template- CoAsia SEMI VN.
- [3] FPGA Propotyping by Verilog Examples- Pong P.Chu, Xilinx Spartan<sup>TM</sup>-3 Version.